Power Architecture

Power Architecture
開発者
ビット数 32ビット/64ビット(32 → 64)
発表 2005年
バージョン 2.06
デザイン RISC
タイプ Register-Register
エンコード Fixed/Variable
ブランチ Condition code
エンディアン Big/Bi
拡張 AltiVec, APU, DSP, Cell
オープン Yes
レジスタ
  • 32個の64/32ビット汎用レジスタ
  • 32個の64ビット浮動小数点数レジスタ
  • 32個の128ビットベクトルレジスタ
  • 32ビットのcondition code register
  • 32ビットのlink register
  • 32ビットのcount register
  • その他
Power Architectureの概要図
Power ISAの系統図

Power Architecture(パワーアーキテクチャ)は、IBMなどによるRISCマイクロプロセッサCPU)用のアーキテクチャ名である。

当初は32ビットであったが、後に64ビット化された。Power Architectureの普及団体はPower.orgで40を超える企業や組織が参加している。Power Architectureをベースにしたプロセッサには、POWERPowerPCPowerQUICCCellなどがある。

「Power Architecture」は、IBMの以前の世代の用語である「POWER architectures」とは異なる。「POWER architectures」は、IBMのPOWER、PowerPC、Cellなどの全製品の各アーキテクチャを幅広く含んだ、過去の用語である。「Power Architecture」は、プロセッサーアーキテクチャ、ソフトウェアツールチェーンコミュニティ、エンドユーザー用アプライアンスなどを含んだファミリーネーム(総称)であり、製品や技術の仕様を記述した厳密な用語ではない。


© MMXXIII Rich X Search. We shall prevail. All rights reserved. Rich X Search